物联网技术

2013, v.3;No.26(04) 57-59

[打印本页] [关闭]
本期目录(Current Issue) | 过刊浏览(Past Issue) | 高级检索(Advanced Search)

一种31阶FIR数字滤波器的设计及实现
Design and implementation of 31-order FIR digital filter

于志军;谭卫斌;邓付平;胡佑东;

摘要(Abstract):

利用EDA技术实现硬件设计的最典型方法是用QuartusⅡ设计完成的,但是此方法并不适用于涉及算法类或信号处理的设计项目。Altera公司2002年推出的DSPBuilder可以很好地帮助设计者完成此类设计项目。常用的数字滤波器有无限长冲激响应型(IIR)和有限长冲激响应(FIR)型,其中FIR型可以采用FFT来快速实现滤波,且相位具有严格线性关系,非常适合数字通信的要求。直接数字频率合成器(DDS)是一种广泛应用的数字频率合成技术,它的相对带宽、频率转换时间、相位连续性、高分辨率以及集成度等一系列性能指标远远超过传统的频率合成技术。为此,文章详细介绍了Matlab、DSPBuilder和QuartusⅡ三个软件联合开发数字滤波器的方法,并使用DDS产生频率信号测试了滤波器的效果。

关键词(KeyWords): DSP/Builder;Matlab;Simulink;DDS;数字滤波器

Abstract:

Keywords:

基金项目(Foundation):

作者(Authors): 于志军;谭卫斌;邓付平;胡佑东;

DOI: 10.16667/j.issn.2095-1302.2013.04.014

文章评论(Comment):

序号(No.) 时间(Time) 反馈人(User) 邮箱(Email) 标题(Title) 内容(Content)
反馈人(User) 邮箱地址(Email)
反馈标题(Title)
反馈内容(Content)
扩展功能
本文信息
服务与反馈
本文关键词相关文章
本文作者相关文章
中国知网
分享